垂直行業(yè)解決方案板卡
無線電射頻行業(yè)
RFSOM集成硬件和軟件,幫助您提供高性能無線接收器系統(tǒng)的原型,并進(jìn)行空口信號(hào)采集和分析。此外RFSOM采用射頻直接采樣結(jié)構(gòu),帶有八個(gè)獨(dú)立的發(fā)射器和接收器通道。它集成可編程的Xilinx RFSoC FPGA最小系統(tǒng),支持軟件無線電開發(fā)架構(gòu),具備大帶寬和大規(guī)模運(yùn)算處理能力,可用于無線通信原型驗(yàn)證、頻譜監(jiān)測(cè)、信號(hào)智能及寬帶采集記錄等應(yīng)用程序。RFSOM還配備了19.2 MHz恒溫晶體振蕩器(OCXO)參考時(shí)鐘,提高了頻率精度和同步性。
·5G FR1/FR2射頻和基帶
·相控陣系統(tǒng)
·雷達(dá)系統(tǒng)
·軟件無線電
·頻譜監(jiān)測(cè)
·醫(yī)療系統(tǒng)
前沿應(yīng)用開發(fā)的
理想RF測(cè)試平臺(tái)
ARM、可編程邏輯以及高信號(hào)處理帶寬進(jìn)行深度結(jié)合
·4GB
PS 端 DDR4
·2GB
PL 端 DDR4
·1Gb
QSPI FLASH
·28.21Gb/s
8個(gè)GTY
·5GSPS
8個(gè) 14bit ADC
·9.85GSPS
8個(gè) 14bit DAC
應(yīng)用領(lǐng)域
5G 及 LTE 無線技術(shù)
通過 Zynq RFSoC,無線基礎(chǔ)設(shè)施制造商可實(shí)現(xiàn)顯著 的占板面積及功耗減少,這對(duì) Massive MIMO 部署至 關(guān)重要。
遠(yuǎn)程 PHY 支持有線電視接入
Zynq UltraScale + RFSoC 可幫助有線電視接入多服務(wù) 運(yùn)營(yíng)商 (MSO) 通過遠(yuǎn)程 PHY 節(jié)點(diǎn)將 PHY層處理移至 離家更近的地方,從而可提高網(wǎng)絡(luò)容量。
相控陣?yán)走_(dá)/數(shù)字陣?yán)走_(dá)
作為面向可擴(kuò)展、多功能、相控陣?yán)走_(dá)的單芯片 TRX 解決方案,Zynq UltraScale+ RFSoC 能夠在預(yù)警場(chǎng)景 下實(shí)現(xiàn)低時(shí)延收發(fā),獲得最佳響應(yīng)時(shí)間。
測(cè)試與測(cè)量
設(shè)計(jì)人員可通過在 Zynq UltraScale+ RFSoC 中使用直 接 RF 采樣、高靈活、可重構(gòu)邏輯及軟件可編程性,為 信號(hào)生成和信號(hào)分析構(gòu)建高速度的多功能儀器。
衛(wèi)星通信
設(shè)計(jì)人員可通過在 Zynq UltraScale+ RFSoC 中使用直 接 RF 采樣、高靈活、可重構(gòu)邏輯及軟件可編程性,為 信號(hào)生成和信號(hào)分析構(gòu)建高速度的多功能儀器。
RFSOM系列硬件結(jié)構(gòu)
Xilinx Zynq UltraScale+ FPGA 的可編程邏輯部分的 FPGA 資源可提供高吞吐量數(shù)字信號(hào)處理 (DSP) 和 IP 核,例如數(shù)字上/下變頻 (DUC/DDC) 內(nèi)核。通過軟件無線電開發(fā)架構(gòu)應(yīng)用程序編程接口和 FPGA 基礎(chǔ)架構(gòu)更容易實(shí)現(xiàn) FPGA 加速。這有助于您快速啟動(dòng)和運(yùn)行,以便您可以專注于增值 IP。用于快速傅立葉變換 (FFT) 和有限脈沖響應(yīng) (FIR) 濾波器等常用功能的FPGA系統(tǒng)是一個(gè)很好的起點(diǎn)。然后,您可以使用首選的硬件描述語言 (HDL) 將自己的 IP 塊添加到模塊化架構(gòu)中除了系統(tǒng)的 FPGA 架構(gòu)部分,Xilinx UltraScale+ RFSoC 還配備了四個(gè)板載應(yīng)用處理單元 (APU) 和兩個(gè)實(shí)時(shí)處理單元 (RPU),適用于需要板載嵌入式操作系統(tǒng)進(jìn)行獨(dú)立操作的應(yīng)用
ACRF47可以支持AD/DA通道全差分引出,用戶可根據(jù)需要定義射頻調(diào)理電路,支持直流、交流耦合,支持PA、LNA放大器調(diào)理電路。也可以支持選配射頻前端,支持Lo變頻器、雙工器、PA、LNA等。
功能接口
·核心板
·開發(fā)板
*對(duì)應(yīng)開發(fā)板 AXRF47,點(diǎn)擊了解詳情>>
FPGA主要接口與資源
核心配置:
· ZU47DR 射頻片上系統(tǒng) (RFSoC) 的一體化器件
· 具有內(nèi)置數(shù)字上下變頻和插值抽取功能
· 支持8路發(fā)送,8路接收
SOM最小系統(tǒng):
模擬RFMC連接器
1. ADC/DAC全差分引出,支持直流or交流耦合
2. VCM引出支持設(shè)定共模電平
數(shù)字RFMC連接器
1. GTY引出,支持PCIE4.0X8速率傳輸
2. MIO引出,支持?jǐn)U展以太網(wǎng)、USB等外設(shè)接口,支持外設(shè)電平
3. GTR引出,支持?jǐn)U展sata/pcie硬盤等存儲(chǔ)接口,支持外設(shè)電平
4. HD IO引出,支持外設(shè)電平
高速緩存
1. PL DDR4 32bit單通道DDR4緩存支持2600MHz,2GB容量
2. PS DDR4 64bit單通道DDR4緩存支持2133MHz,4GB容量
3. QSPI flash,1Gb容量
調(diào)試接口
1. JTAG引出
2. 復(fù)位信號(hào)引出
級(jí)聯(lián)接口 :
· 內(nèi)建LMK04828專用時(shí)鐘電路
· 集成19.2MHz OCXO
· 外時(shí)鐘同步
· 觸發(fā)同步
· SYSREF同步
供電 :
· 5V單電源
· 散熱片內(nèi)嵌風(fēng)扇
· 典型功耗,運(yùn)行50%邏輯,8TX&8RX,TBD Watt
采樣率支持 :
· API支持30.72/61.44/122.88/245.76/491.52/983.04MHz實(shí)時(shí) 帶寬(最大可支持2.5GHz帶寬)
產(chǎn)品參數(shù)
核心板主要參數(shù)
核心板
ACRF47
FPGA 型號(hào)
XCZU47DR-2FFVE1156I
內(nèi)核 CPU
Quad-core ARM Cortex-A53, MPCore
Dual-core ARM Cortex-R5F, MPCore
內(nèi)存
PS 端 DDR4,4GB
PL 端 DDR4,2GB
14 bit 5.0GSPS RF-ADC
8
14 bit 9.85GSPS RF-DAC
8
Decimation/ interpolation
1x, 2x, 3x, 4x, 5x, 6x, 8x, 10x, 12x, 16x, 20x, 24x, 40x
GTY / GTR
PL 端 GTY 8個(gè),PS 端 GTR 4個(gè)
System Logic Cell
930K
CLB LUTs
425K
Max.Dist.RAM
13.0Mb
Total Block RAM
38.0Mb
UltraRAM
22.5Mb
DSP Slices
4272
PCIe Gen4 x8
1
射頻指標(biāo)測(cè)試
發(fā)射EVM:典型頻段下,EVM優(yōu)于1%
平坦度:1GHz帶寬下輸出平坦度
相位噪聲
包裝清單
FPGA 核心板
1 塊
結(jié)構(gòu)尺寸
尺寸大小
115mm x 85mm
疊層數(shù)量
核心板14層 PCB板設(shè)計(jì),預(yù)留獨(dú)立電源層和GND層
核心板結(jié)構(gòu)尺寸圖